Радиотехнический сайт RADIOTRACT

Радиотехника и электроника для разработчиков и радиолюбителей

Информация

 

 

Справочные данные на радиоэлектронные компоненты, приборы, средства связи и измерений. Радиотехническая литература.

Общая

Микроконтроллеры

ПЛИС

Измерения

Радиостанции

Библиотека

Справочники

Доска объявлений

Объявления о покупке и продаже радиокомпонентов. Спрос и предложение на различные радиодетали и приборы.

Куплю

Продам

Магазин

Программы

Полезные программы для радиолюбителей и разработчиков радиоэлектроники.

Радиотехника

Интернет

Калькуляторы

Другие

Мы в соцсетях

  

БагульникРадиостанции

Информация\Радиостанции\Отечественные радиостанции\Радиостанция Р-143\Радиостанция Р-143. Техническое описание

Техническое описание радиостанции Р-143 (часть 6)

5. УСТРОЙСТВО И РАБОТА СОСТАВНЫХ ЧАСТЕЙ РАДИОСТАНЦИИ (продолжение)

5.1. Приемопередатчик (продолжение)

5.1.12. БСН предназначен для согласования входного сопротивления антенны с входом — выходом приемопередатчика.

Настройка блока производится в режиме передачи, при работе в режиме приема перестройка его не требуется, так как входное сопротивление приемника и выходное сопротивление передатчика одинаковы.

Настройка блока пронзводи1ся ручкой СВЯЗЬ и двумя ручками НАСТРОЙКА АНТЕНН. Переключатель S1 СВЯЗЬ необходим для дискретного изменения емкости связи (конденсаторы С2, СЗ, С6 щей для согласования по активное сопротивлению антенны (припожения 19—21) Переключатеть S2 ГРУБО необходим для дискретного изменения индуктивности вариометра L подключения укорачивающих конденсаторов С4, С3 и конденсаторов (C14 — С22, С25, С26, шунтирующих антенну.

Положение ручек СВЯЗЬ и ГРУБО в зависимости от рабочей частоты и типа используемой антенны указаны в таблице настройки, помещенной на крышке радиостанции.

Трансформаюр 12 предназначен тля перехода от несимметричного выхода блока на симметричную нагрузку с целью обеспечения возможности работы радиостанции на антенну "Симметричный вибратора".

Настройка блока и контроль отдачи мощности в антенну осуществляется с помощью схемы индикации но индикаторному прибору ИП типа М1131, расположенному па ПИ радиостанции. Схема индикации расположенная в БСН, обеспечивает контропь настройки радиостанции при работе в режиме 10% мощности. Для обеспечения контроля 100% мощности последовательно резистору R подключается резистор R7*, распотоженный па ПП радиостанции.

Диод V1, шунтирующий обмотку реле К, уменьшает время отпускания реле.

Диод VЗ — выпрямляющий.

Диод V4, шунтирующий обмотку трансформатора Т1, играет роль переменного сопротивления и ограничивает высокочастотный ток в режиме 100% мощности Элементы индикации V2, С23, С24 осуществляют фильтрацию высокочастотной составляющей выпрямленного тока.

Реле К предназначено для подключения БСН к выходу УМ передатчика или ко входу приемника.

5.1.13 СЧ (приложения 22, 23) предназначен для обеспечения гетеродинными частотами Прм и ФУ.

Каждый из генераторов блока ГУН выполнен по схеме индуктивной трехчочки на транзисторах V21—V24 (приложения 24—25), вкключенных по схеме с общим коллектором. Резисторы R9—R12 — сопротивления нагрузки. Коммутация генераторов осуществляется инверторами микросхемы D1, от которой через резисторы R5—R8 подается на пряжение смещения на базу включаемого [енератора путем подачл логического «0» на соответствующий вход управления. Контур генератора образуется катушками индуктивности L5—L8, конденсаторами С5—С8 и группами встречно-параллельно включенных варикапов V1—V12 связь контура с оазоп транзистора осуществляется через конденсаторы С9, СП, С13, С15 Конденсаторы СЮ, С12, С14, С16 — разделительные, С1—С4, С17—С20 — блокировочные. Диоды V13—V20, включенные встречно-параллельно, предназначены для стабилизации напряжении генератора в пределах поддиапазона перестройки.

С целью исключения шунтирования контуров генераторов цепью управления частотно фазовой автоподстройки, варикапы соединены с последней через дроссети L1—L4 и резисторы R1—R4. Резисторы предназначены для предотвращения во Суждения генератора на нерабочих частотах.

Эмиттерные повторители, выполненные на транзисторах V25—V28 и имеющие общую нагрузку катушку L9 и резистор R18, служат буферными каскадами. Резисторы R16, R18 определяют режим работы каскада по постоянному току. С22 — блокировочный конденсатор.

На транзисторе V30 собран выходной эмиттерный повторитель, который связан с выходом буферных каскадов цепочкой R17, С23. Транзистор У29 является одновременно динамической нагрузкой повторителя и стабилизатором напряжения 5В для питания микросхемы D1. Режим работы транзисторов определяется делителем напряжения на резисторах R13, R15, R19, а также резистором R14. Конденсатор С21 — блокировочный, С24 — разделительный.

Электрическая принципиальная схема, перечень элементов и сборочный чертеж платы УмЧ приведены в приложениях 39, 40, 41.

Переменное напряжение кварцевого генератора частоты 10 МГц через согласующий резистор К1 и разделительный конденсатор СЗ поступает на вход усилителя-ограничителя, выполненного на транзисторе V1 по схеме с общим эмиттером. Резистор КЗ является сопротивлением нагрузки, резистор R2 определяет режим каскада по постоянному току. Резистор R4 совместно с резистором нагрузки R3 образуют делитель напряжения, определяющий верхний уровень ограничения. Резистор R1 служит для согласования выходного сопротивления кварцевого генератора с входным сопротивлением усилителя-ограничителя. СЗ — разделительный конденсатор. Делители ДЧ1 и ДЧ2 с общим коэффициентом деления К = 4 выполнены на двух D-триггерах (микросхема D1), включенных последовательно Импульсные последовательности частотой 5 и 2,5 МГц снимаются с прямых выходов триггеров и подаются на плату ДФКД.

Первый контур полосового фильтра A1 подключен к выходам делителя ДЧ2 (верхний по схеме триггер микросхемы D1), второй контур связан со входом согласующего каскада — эмиттерного повторителя, собранного на транзисторе V2. Резисторы R6—R8 определяют режим согласующего каскада по постоянному току. С6 — разделительный конденсатор. Фильтр по цепи питания платы УмЧ образован конденсаторами С1, С2, С4, С5 и дросселем L1. Элементы К5, С7, С8 образуют фильтр по цепи питания согласующего каскада.

Электрическая принципиальная схема, перечень элементов, сборочный чертеж платы ДФКД приведены в приложениях 27, 28, 29.

Импульсная последовательность частотой 2,5 МГц с платы УмЧ подается на вход делителя ДЧЗ, выполненного на триггерах D3, D10 (нижний по схеме триггер), D6. Коэффициент деления К=5 достигается путем введения обратной связи с инверсного выхода триггера D6 на вход триггера D3.

Делитель ДЧ4 образован последоватсльно включенными делителями на 2,5 и 5 (микросхемы D7—D10). Коэффициент деления К=5 достигается так же, как и в делителе ДЧ3.

Импульсы ДФКД 10 кГц снимаются с прямого выхода триггера микросхемы D9 (контакт 9) и подаются на один из входов частотнофазового цифро-аналогового детектора, выполненного на микросхемах D4, D5, А4. Детектор состоит из цифрового частотно-фазового различителя (D4 и нижняя по схеме часть микросхемы D5 — элемент И-НЕ), токового ключа (другая часть микросхемы D5 —- инвертор, транзисторы V1, V3, V4 микросхемы А4, транзистор V5 микросхемы А1) и интегратора (транзисторы V2, V5 микросхемы А4, резисторы R24—R26, конденсаторы С4, С5, С8). На другой вход ЧФД импульсы частоты 10 кГц ОС (импульсы обратной связи) подаются с ДПКД через согласующий каскад, выполненный на одной половине микросхемы D1, резнеторах R6, R8 и конденсаторе С1. Согласующий каскад необходим для согласования логических уровней сигналов ДФКД и ДПКД, которые по питанию включены последовательно (напряжение питания ДФКД, корпус — плюс 5 В, ДПКД — плюс 5 В — плюс 10 В).

Транслятор, выполненный на транзисторе V3 микросхемы А1, резисторах R9, R10, R13 и второй половине микросхемы D1 (нижние по схеме инверторы), используется для схемы коммутации БОЧ и ГУН. Сигнал частоты Упр. 0—4 МГц вырабатывается в ДПКД и через транслятор поступает на переключатель установки рабочей частоты радиостанции S1.

Формирователь импульсов наносекундной длительности частоты 5 МГц выполнен на микросхеме D2. Формирование импульсов наносекундной длительности обеспечивается соединением прямого выхода триггера со входом К через инвертор, выполненный па транзисторе V5 микросхемы А2 и резисторах R6, R22.

На транзисторах микросхем А1—АЗ выполнены балансный каскад и компенсационный стабилизатор напряжения. Балансный каскад и резистор R1 предназначены для выравнивания токов ДПКД и ДФКД. Опорным напряжением для стабилизатора является напряжение, снимаемое с перехода эмиттер-база транзистора V1 и подаваемое в одно из плеч дифференциального усилителя, выполненного на транзисторах V1, V2 микросхемы А2, резисторах R3 ссопротивление нагрузки) и R4. Полевой транзистор У2 является стабилизатором тока для источника опорного напряжения. Ток через транзистор определяется резистором R2.

На второй вход дифференциального усилителя поступает напряжение с делителя R5, R7, подключенного к выходу стабилизатора.

Управляющее напряжение с выхода дифференциального усилители поступает на базы соединенных параллельно транзисторов микросхемы А3, которые являются управляющими транзисторами стабилизатора. Резисторы R12, R15, R18, R21 предназначены для выравнивания токов транзисторов (для обеспечения равномерной нагрузки по току).

Транзистор V4 микросхемы А1 в диодном включении предназначен для защиты транзисторов микросхемы АЗ от перегрузки при коротком замыкании выхода стабилизатора.

Выходное напряжение 10В используется для питания последовательно включенных ДПКД и ДФКД, а также для питания БОЧ.

В балансном каскаде в качестве управляющих используются транзисторы V1, V2 микросхемы А1, включенные параллельно. Для уменьшения рассеиваемой транзисторами мощности эмиттеры их соединены с цепью 10В через резистор КН.

Базы транзисторов подключены к выходу дифференциального усилителя, собранного на транзисторах V3, V4 микросхемы А2 и резисторах R11, R14, R17. На один из входов усилителя подается напряжение питания ДФКД 5В, которое сравнивается с опорным напряжением, снимаемым с делителя R9, R20.

Резистор R23 платы ДФКД предназначен для организации уровня логической "1" - на неиспользуемых входах R и S микросхем D2, D3, D6. Конденсаторы С2, СЗ, С6, С7 — развязывающие.

Электрическая принципиальная схема, перечень элеменюв, сборочный чертеж платы ДПКД приведены в приложениях 30, 31, 32.

Усилитель-ограничитель УО2 выполнен на одной половине микросхемы D3 (верхний по схеме инвертор). Вход инвертора соединен с делителем напряжения R1, R2, подключенным к выходу инвертора через обмотку трансформатора, расположенного на плате БОЧ. С1 — блокирующий конденсатор.

Делитель содержит четыре декады, выполненные на микросхемах D1, D2, D5, D8 (первая); D11, D13 (вторая); D16, D18 (третья); D23, D25 (четвертая). Последняя четвертая декада предназначена для формирования дробных разрядов ДПКД. Формирование сигнала для установки десятично-дробного коэффициента деления осуществляется элементами D21, D22, D24, D28, D27, которые управляются декадой и переключателем установки рабочей частоты радиостанции единиц кГц. Управление остальными декадами осуществляется логическими элементами микросхем D6, D7 (первая декада); D9, D12 (вторая декада); D14, D15, D19, D20 (третья неполная декада). С помощью схем И-ИЛИ-НЕ микросхемы 017 образуются внутренние связи третьей декады, работающей в коде 4-2-1. Цепи обратного сквозного переноса для первых двух декад выполнены на микросхемах D3 (нижний по схеме элемент И-НЕ), D4, D10.

Для повышения помехоустойчивости ДПКД ко входам управления подключены резисторы R4—R28, соединенные с шиной питания ДПКД. Конденсаторы С2, С3 — развязывающие.

Диоды V1 и V2 позволяют перевести код управления 8-4-2-1 первых двyх декад в код 8-4-3-2-1, что позволяет сократить число направлений соответствующих переключателей набора частоты.

Резистор R3 обеспечивает уровень логической "1" на входах R, S микросхем D1, D2, D5, D8. Диод VЗ расширяет функциональные возможности логической микросхемы D15.

Электрическая принципиальная схема, перечень элементов, сборочный чертеж платы БС приведены в приложениях 33, 34, 35.

На микросхемах А1, А2 собран стабилизатор напряжения для питания выходного каскада интегратора, согласующих каскадов и ГУН. Для получения опорного напряжения используется переход эмиттер-база транзистора V2, включенного через стабилизатор тока, собранною на транзисторе V1 и резисторе R1. Опорное напряжение подается на один из входов дифференциальною усилителя, собранного на транзисторах V1, V2 микросхемы А2, V1, V2 микросхемы А1 (динамическая нагрузка), резисторах R4, R5, R8. На другой вход усилителя подается напряжение обратной связи, снимаемое с делителя на резисторах R6, R9. Конденсаторы С1, С4 — блокирующие. Питание интегратора, согласующих каскадов и ГУН осуществляется от повторителя на транзисторах V3—V5 микросхемы А2, включенных параллельно. Транзистор V3 микросхемы А1 в диодном включении предназначен для защиты транзисторов VЗ—V5 микросхемы А2 от перегрузки при коротком замыкании выхода стабилизатора.

Резисторы R2, R7 — сопротивления нагрузки интегратора. Элементы RЗ, С2, СЗ образуют фильтр нижних частот.

На транзисторах V3, V4 собраны два согласующих каскада. Для уменьшения потребляемой мощности они включены по питанию последовательно. Режим по постоянному току обеспечивается делителем R12—R14 и нагрузочными резисторами R15, R16. Конденсаторы С7—С9 — блокировочные, С10 — разделительный. Цепочки С5, R10 и С6, R11 препятствуют самовозбуждению согласующих каскадов. R17 — согласующий резистор.

Электрическая принципиальная схема, перечень элементов, сборочный чертеж платы БОЧ приведены в приложениях 36, 37, 38.

Коммутация полосовых фильтров опорных частот осуществляется логическими элементами микросхемы D1, используемыми в качестве инверторов. При поступлении на вход управления уровня логического "0" - на выходе соответствующего элемента возникает высокий потенциал — уровень логической "1", который поступает в качестве разрешающего сигнала на соответствующую схему И-НЕ микросхемы D2 и один из эмиттерных повторителей, выполненных на транзисторах V1—V4 через резисторы в их базовых цепях.

Полосовые фильтры выполнены в виде двух индуктивно связанных контуров, первый из которых соединен с источником коротких отрицательных импульсов (микросхема D2) через диод и работает как контур ударного возбуждения. Второй контур предназначен для подавления соседних частот, кратных 5 МГц, и через емкость связи соединен со входом соответствующего повторителя. Конденсаторы С1—С10 — блокировочные. Резисторы R2—R5 служат для замыкания цепи постоянного тока для диодов Выходное напряжение полосовых фильтров, снимаемое с общей нагрузки R6 через разделительный конденсатор С12, поступает на вход балансного смесителя, выполненного на микросхеме А6. На другой вход смесителя через разделительный конденсатор С11 поступает напряжение от ГУН через согласующий каскад. Согласующий каскад выполнен на транзисторе V5. Транзистор V6 является одновременно динамической нагрузкой повторителя и стабилизатором напряжения 6 В для питания балансного смесителя. Режим транзисторов V5, V6 по постоянному току обеспечивается базовым делителем напряжения R7—R9. Конденсаторы С14—С21 — блокирующие, С13 — разделительный.

Напряжение разностной частоты после балансного смесителя через согласующий трансформатор (служит нагрузкой смесителя) подается на УО платы ДПКД.

Двухконтурный фильтр А1 с внешнеемкостной связью предназначен для выделения фиксированной частоты 500 кГц из импульсной последовательности частоты 500 кГц, поступающей с платы ДФКД. Резистор R1 служит для согласования входа фильтра с выходом микросхемы.

Схемы, техническое описание радиостанции Р-143, инструкция по эксплуатации

Источники информации: www.radioscanner.ru

Комментарии

comments powered by Disqus